吴宁研究生导师介绍
姓名吴宁 性 别:  行政职务 :
专业技术职务教授 办公电话025-84892403 导师类别博士生导师
最后学历硕士毕业 最后学位硕士 最后毕业学校中国科学技术大学
电子邮件wunee@nuaa.edu.cn  
工作单位电子信息工程学院    
学科研究方向一:
专业名称通信与信息系统 (招收博、硕士研究生)                                                                  学科代码11081001
只招收博士生,研究方向:
(1)数字系统理论与技术
(2)片上系统/片上网络研究与设计
(3)信息安全芯片研究与设计
(4)电子系统集成与专用集成电路设计
学科研究方向二:
专业名称电路与系统 (招收硕士研究生) 学科代码080902
硕士生
(1)数字系统设计与计算机应用
(2)系统测控与故障检测
(3)FPGA/嵌入式应用系统设计
(4)片上系统/片上网络研究与设计
(5)信息安全芯片研究与设计

博士生
(1)数字系统理论与技术
(2)片上系统/片上网络研究与设计
(3)信息安全芯片研究与设计
(4)电子系统集成与专用集成电路设计
学科研究方向三:
专业名称信息与通信工程(集成电路设计) (招收博、硕士研究生) 学科代码0810Z1
硕士生
(1)数字系统设计与计算机应用
(2)系统测控与故障检测
(3)FPGA/嵌入式应用系统设计
(4)片上系统/片上网络研究与设计
(5)信息安全芯片研究与设计

博士生
(1)数字系统理论与技术
(2)片上系统/片上网络研究与设计
(3)信息安全芯片研究与设计
(4)电子系统集成与专用集成电路设计
个人简历(学历、学术经历及社会兼职):

 


1982/1985年毕业于中国科学技术大学 信息与系统/通信与电子系统 专业,获 学士/硕士 学位。长期从事数字系统理论与技术、控制与故障检测、嵌入式系统设计与开发、电子系统集成、专用集成电路设计技术等方面的教学与研究工作。


先后主持承担了“921”国家重点工程、国家自然科学基金、航空基金、江苏省自然科学基金、国防重点型号等科研课题数十项,获省部级科技进步奖6项。其中重大科研项目有:“神舟号”载人飞船热控系统地面模拟试验台(国家重点工程)、基于全局通信管理的NoC低功耗容错机制研究(国家自然科学基金)、混合型三维片上网络中基于热/流感知的散热管理机制研究(国家自然科学基金)、基于动态路径分配的低功耗高性能片上网络关键技术研究(江苏省自然科学基金)、基于演化技术的AES加密协处理器研究与SoC原型设计(江苏省产学研联合创新资金)、数字系统设计、验证与测试一体化的原理和方法(航空基金)、传感器节点片上系统SoC芯片研究(江苏省科技支撑计划)、飞机燃油/液压系统试验台监控系统、雷达发射/接收组件故障测试系统、嵌入式电力录波主控系统、飞行员飞行品质评估系统等。


发表学术论文,出版专著情况:

至2016年(主要的刊物论文):
[1] Jintao Zheng, Wu Ning, Lei Zhou, Yunfei Ye, Ke Sun, DFSB-Based Thermal Management Scheme for 3-D NoC-Bus Architectures, IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 2016, 24(3):920-931
[2] Zhang Xiaoqiang, Wu Ning, Zhou Fang, Ge Fen, Optimization of Areaand Delay for Implementation of the Composite Field Advanced Encryption Standard S-Box, Journal of Circuits, Systems, and Computers, 2016, 25(05):1-27
[3] Hao Xiao, Wu Ning, Fen Ge, Tsuyoshi Isshiki, Hiroaki Kunieda, Jun Xu, Yuangang Wang, Efficient Synchronization for Distributed Embedded Multiprocessors, IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 2016, 24(2):779-783
[4] Xinjie Huang, Wu Ning, Xiaoqiang Zhang, Yaoping Liu, An Evolutionary Algorithm Based on Novel Hybrid Repair Strategy for Combinational Logic Circuits, IEICE Electronics Express, 2015, 12(22):1-10
[5] Jianhua Li, Wu Ning, Yongliang Hu, Xiaoqiang Zhang, High-performance adaptive hybrid wireless NoC architecture based on improved congestion measurement, IEICE Electronics Express, 2015, 12(12):1-12
[6] Jintao Zheng, Wu Ning, Gaizhen Yan, Fen Ge, Lei Zhou, Dynamically reconfigurable simulation platform for 3D NoC based on multi-FPGA, IEICE Electronics Express, 2015, 12(7):1-12
[7] Taotao Zhang, Wu Ning, Lei Zhou, Fang Zhou, BTorus: A novel thermal-traffic balanced NoC topology, IEICE Electronics Express, 2015, 12(8):1-6
[8] Zhiping Wu, Wu Ning, Lei Zhou, Fen Ge, The adaptive thermal and traffic-balanced routing algorithm based on temperature analysis and traffic statistics, IEICE Electronics Express, 2015, 12(7):1-6
[9] Hao Xiao, Wu Ning, Fen Ge, Guanyu Zhu, Lei Zhou, Distributed Synchronization for Message-passing based Embedded Multiprocessors, IEICE Transaction on Information and Systems, 2015, E98-D(2):272-275
[10] Xiaoqiang Zhang, Wu Ning*, Gaizhen Yan, Liling Dong, Hardware implementation of compact AES S-box, IAENG International Journal of Computer Science, 2015, 42(2):125-131
[11] Taotao Zhang, Wu Ning*, Fang Zhou, Lei Zhou, Xiaoqiang Zhang, A Traffic Equilibrium Mapping Method with Energy Minimization for 3D NoC-Bus Mesh Architecture, IAENG International Journal of Computer Science, 2015, 42(1):1-7
[12] 曾纯,吴宁,张肖强,周芳,叶云飞. 基于多因子CSE算法的AES S盒电路优化设计,电子学报,2014, 42(6): 1238-1243。 (EI)
[13] ZHANG Xiaoqiang, WU Ning, ZHOU Fang, and CHEN Xin, “An Optimized Delay-Aware Common Subexpression Elimination Algorithm for Hardware Implementation of Binary-Field Linear Transform,” IEICE Electronics Express, Vol.11, No.22, 1-8, 2014.(SCI, EI)
[14] Chen Xin, Wu Ning, Bai Na, Huang Hui, Hu Wei. Built-in self test design of power switch with clock-gated charge/discharge transistor. Computers & Digital Techniques, IET, 2014, 8(2): 59-69.
[15] Ning Wu, Xiaoqiang Zhang, Yunfei Ye, and Lidong Lan. A New Common Subexpression Elimination Algorithm for Constant Matrix Multiplications Over Binary Field. Transactions on Engineering Technologies, Springer, 2014, pp131-145.
[16] 周芳,吴宁,叶云飞,葛芬. 一种多重约束下的NoC电压频率岛划分方法,东南大学学报(自然科学版), 44(6), pp1131-1137, 2014/11(EI)
[17] Lei Zhou, Ning Wu, Xin Chen. A Design Methodology for Three-Dimensional Hybrid NoC-Bus Architecture. IEICE Transactions of Electronic, 2013, E96-C(4): 492-500 (SCI: IDS 132FU)
[18] 周磊, 吴宁, 李云. 一种基于2D-Mesh的NoC无死锁容错路由算法. 上海交通大学学报, 2013, 47(1): 18-22 (EI: 20131016090332)
[19] Zhou lei, Wu Ning, Ge Fen. A joint-coding scheme with crosstalk avoidance in network on chip. TELKOMNIKA Indonesian Journal of Electrical Engineering, 2013, 11(1):1-8. (EI: 20130816038504)
[20] 周芳,吴宁,周磊,张颖,面向低功耗的NoC虚通道分配算法,东南大学学报(自然科学版),2013,43(2):263-267.(EI)
[21] Ning Wu, Xiaoqiang Zhang, Yunfei Ye, and Lidong Lan. Improving Common Subexpression Elimination Algorithm with A New Gate-Level Delay Computing Method. Proceedings of the World Congress on Engineering and Computer Science 2013 Vol II, WCECS 2013, 23-25 October, 2013, San Francisco, USA, pp677-682.
[22] Jianhua, Li, Ning, Wu; Yongliang, Hu. Modeling and simulation of intra-chip wireless propagation channels for hybrid WiNOC. Source: Sensors and Transducers, v 155, n 8, p 86-97, August 2013(EI)
[23] 葛芬, 吴宁, 秦小麟, 等. 基于网络监控器的专用片上网络动态容错路由[J]. 电子学报, 2013, 41(11): 2135-2143.(EI)
[24] Chen Xin, Wu Ning, Hu Wei, and Shan Weiwei. BIST Design of Power Switch. IEICE Electronics Express, 2013,10(15): 1-5.(SCI)
[25] Ning Wu, Yifeng Mu, Fen Ge, “GA-MMAS: an Energy- and Latency-aware Mapping Algorithm for 2D Network-on-Chip”, IAENG International Journal of Computer Science, 2012, 39(1), pp109-114. (EI)
[26] Ge Fen, Wu Ning, Qin Xiaolin, Zhang Ying, “Performance- and cost-aware topology generation based on clustering for application-specific network on chip”, IAENG International Journal of Computer Science, 2012, 39(1), pp 88-95. (EI).
[27] Zhou Fang, Wu Ning, Zhang Ying, “NoC router power macro-modeling at high level”, Advances in Intelligent and Soft Computing, v141 AISC, pp199-206, 2012. (EI)
[28] Lei Zhou, Ning Wu, Xuelong Hu and Fen Ge. A Detour-Path Based Fault-tolerant Routing Algorithm for Network on Chip. International Review on Computers and Software, v 7, n 7, p 3481-3487, 2012 (EI: 20132016341493)
[29] 陈鑫,吴宁. 数字锁相环的最优化设计. 南京航空航天大学学报, 2012, 44(1):87-92.(EI)
[30] 陈鑫,吴宁. 一种适用于数控锁相环的动态带宽调整算法. 电子与信息学报,2011,33(10):2500-2505.(EI)
[31] 周芳,吴宁,张颖,葛芬. 面向传输延时的片上网络缓冲区分配算法. 东南大学学报(自然科学版) ,2011, 41(1):11-15.(EI)
[32] Wu Ning, Zhou Fang, “A Heterogeneous System-level Power Macro-modeling for Network-on-Chip Router”, ASME 2011 International Design Engineering Technical Conferences and Computers and Information in Engineering Conference, IDETC/CIE 2011. Washington, DC,USA. 2011: 47-52. (EI)
[33] 周磊,吴宁,葛芬. 三维拓扑结构功耗和延时性能比较与评估. 计算机集成制造系统CIMS,2011,17(11): 2366-2372.(EI)
[34] Zhou Lei, Wu Ning, Ge Fen. 3D-Spidergon: 3-D Topology of Delay Optimization for Networks-on-Chip. Transactions of Nanjing University of Aeronautics & Astronautics, 2011, 28(4): 273-278. (EI: 20120714766567)
[35] Ge Fen, Wu Ning, “Genetic Algorithm Based Mapping and Routing Approach for Network on Chip Architectures”, Chinese of Journal Electronics, 2010, 19(1): 91-96. (SCI)
[36] 葛芬,吴宁. 面向特定应用的片上网络低能耗拓扑生成方法. 系统工程与电子技术,2010,32(8):1754-1759.(EI)
[37] Ge Fen, Wu Ning, “Simulation and Performance Analysis of Network on Chip Architectures”, Transactions of Nanjing University of Aeronautics & Astronautics, 2010.27(4):326-332. (EI)
[38] 毛飞, 吴宁. 伪随机屏蔽二进序列偶. 系统工程与电子技术, 2010.3, pp. 441-444. (EI)
[39] 毛飞,吴宁. 伪随机屏蔽二进阵列偶. 南京航空航天大学学报, 2009 ,41(4): 516-519.(EI)
[40] Wu Ning, Ge Fen, Wu Fei, “Design of a GALS Wrapper for Network on Chip”, Proceedings of 2009 World Congress on Computer Science and Information Engineering (CSIE 2009), Los Angeles, USA, March 31-April 2, 2009, pp.592-595. (EI)
[41] 吴宁,潘小龙,虞皆侠. 高精度GPS同步时钟的研究与实现. 电力系统自动化,2008,32(10) :61-65. (EI)
[42]毛飞,吴宁,周正. 最佳三元序列偶理论研究. 电子与信息学报,2008,30(11) :2622-2625. (EI)
[43] 毛飞,吴宁,周正. 新型最佳周期循环相关阵列信号理论研究. 吉林大学学报,2008,26(6) :558-565.(EI)
[44] 葛芬,吴宁. 功耗优化的片上网络协同映射. 应用科学学报,2008,26(6):606-612. (EI)
[45] 吴宁,葛芬.可编程逻辑控制器通用开发平台的设计与实现. 仪器仪表学报,2007,28(8):1486-1491. (EI)


科研成果获奖及专利:
(1)多核系统片上网络设计与验证平台,工信部国防科技发明三等奖
(2)多核SoC片上网络设计与验证技术,中国航空学会科学技术二等奖
(3)数字系统设计、验证、测试一体化技术研究,航空工业总公司科技进步三等奖
(4)数字系统设计、验证、测试一体化技术研究,江苏省科技进步四等奖
(5)液体冷却回路模拟实验装置的研究,江苏省科技进步三等奖
(6)电网故障信息处理及控制系统,江西省电力总公司科技进步一等奖,江西省科技成果鉴定

(1)一种将梯形图转换为指令表程序及解释执行的方法与系统(授权)
(2)一种应用于片上网络的动态路径分配方法 (授权)
(3)应用于ZigBee协议的加解密电路结构及其控制方法 (授权)
(4)一种将飞行规则转换成便于计算机执行的指令码的方法 (授权)
(5)应用于ZigBee协议安全机制的电路结构及其控制方法 (授权)
(6)应用于ZigBee协议的安全协处理器的电路结构及其控制方法(授权)
(7)应用于片上网络的系统级传输延时模型的建立方法(授权)
(8)一种应用于片上网络的二维Mesh双缓冲容错路由单元(授权)
(9)一种嵌入式高精度网络时间服务器系统(授权)
(10)具有全局通信事务管理能力的容错片上网络系统及方法
(11)一种层次化可重构的片上网络建模与仿真系统
(12)一种温度均衡的三维片上网络核映射方法与系统
(13)基于数据冗余实时检错机制的循环展开结构AES加解密电路(授权)
(14)基于数据冗余实时检错机制的全展开结构AES加解密电路(授权)
(15)基于数据冗余检错机制的AES加解密电路(授权)

承担的科研项目情况:
主持的主要项目
(1)国家自然科学基金, “混合型三维片上网络中基于热/流感知的散热管理机制研究”,在研,2014.01-2017.12
(2)江苏省产学研前瞻性联合创新基金,“基于演化技术的AES加密协处理器研究与SoC原型设计”
(3)国家自然科学基金, “基于全局通信管理的NoC低功耗容错机制研究”
(4)江苏省自然科学基金, “基于动态路径分配的低功耗高性能片上网络关键技术研究”
(5)江苏省科技支撑计划, “传感器节点片上系统SoC芯片研究”

(1)嵌入式军用手持终端
(2)**型飞机液压系统试验台数据采集、监控系统
(3)**型飞机燃油系统试验台数据采集、监控系统
(4)神舟号载人飞船液体冷却回路模拟试验装置的研究
(5)卫星热控系统自动化设计平台研究
(6)**型雷达发射、接收组件故障测试系统
(7)基于Linux平台的天气雷达实时终端显控系统
(8)嵌入式电力故障录波系统
(9)基于嵌入式TCP/IP协议栈的电力录波主控系统
(10)电网故障信息集成与控制系统
(11)水电自动化监控系统
(12)地铁信号系统组态软件
(13)基于边界扫描技术的测试系统
(14)A320飞机飞行员飞行品质评估系统软件
(15)南京地铁一号线PIS系统改造
(16)卫星热控材料基础数据库
(17)同步时钟系统接收与时钟单元
(18)应用于电力系统的嵌入式网路时间服务单元
(19)基于FPGA的大流量数据识别与分流系统
(20)双网融合的多媒体传感网络系统设计
(21)基于传感器节点芯片的Zigbee协议与AES算法研究与设计
(22)网络分析仪中基于PCIE的数据传输系统设计
(23)B737飞机飞行员飞行品质评估系统软件
(24)单兵雷达信号处理算法FPGA IP设计
(25)基于FPGA的网络与RapidIO协议转换
(26)基于FPGA实现的信号处理算法IP设计
(27)意识与图像识别系统
(28)地铁线路组态配置软件ATS-LCT设计
(29)基于FPGA实现的复杂信号处理算法IP设计
(30)飞行技术服务平台软件设计
指导研究生情况:

毕业生去向有:高校,研究所,IBM,爱立信,Marvell,摩托罗拉,威盛,联发科,华为,中兴,58同城等
备注:

(1)招收一级学科“信息与通信工程”博士后
(2)凡报考硕士生与博士生的同学需将个人简历与成绩单发至邮箱以便联系
(3)办公地址 南京航空航天大学江宁校区东区 电子信息工程学院楼 438室